Dieser erste SPS-Prozessor wird alle Teile einer konventionellen SPS-Struktur in einem Chip zur Verfügung stellen. Dabei werden nicht nur die SPS-spezifischen Funktionen wie der SPS-Core (PLC 7000), das I/O-Modul, der Peripherie-Bus und die seriellen Kommunikationsschnittstellen integriert sein.
Der PLC 7100 beinhaltet einen Arm9 Core-Prozessor mit SDRAM-Ethernet-Interface, sowie SPS-Anwenderspeicher und Feldbusinterfaces wie CAN, PROFIBUS-PB, seriell sowie zwei Ethernet MAXs für Profinet, EtherCAT oder Standard-TCP/IP.
Die Performance des Bausteins wird als Single-Chip bereits die obere Leistungsklasse, verglichen mit der S7 - 400 von Siemens, erreichen. Die Versorgungsspannung beträgt 1,3V und die Verlustleistung wird bei ca. 0,9W liegen.
Dieser Baustein ist geeignet für alle Klein- und Mittelapplikationen bis zu einer SPS- Speichergröße von 128kByte.
Lieferbar wird dieser Baustein im dritten Quartal 2008 sein. Ein dazugehöriges EVA-Board wird ebenfalls zur Verfügung stehen.